Prototypage rapide d'un decodeur mpeg-4 optimise sur architectures heterogenes paralleles

Show full item record

Files in this item

PDF A319.pdf 830.0Kb

Pour citer ce document :
URI: http://hdl.handle.net/2042/13663
Title: Prototypage rapide d'un decodeur mpeg-4 optimise sur architectures heterogenes paralleles
Author: VENTROUX, N.; NEZAN, J. F.; RAULET, M.; DEORGES, O.
Abstract: - Les solutions Mpeg-4 actuellement développées sont séquentielles et tentent d'intégrer un maximum de fonctionnalités dans un unique logiciel, et sont généralement surdimensionnées en comparaison des services réellement nécessaires. De plus, elles sont difficilement utilisables dans un contexte multiprocesseurs de part leurs importantes tailles de codes et de données, mais également de part l'utilisation sous-optimale du parallélisme de l'architecture. Ce papier présente une application Mpeg-4 distribuée, où la partie système est localisée sur un PC standard, les calculs intensifs de décodage vidéo étant pris en charge par une carte multi-DSP. Nous présentons la méthodologie AVS/SynDEx utilisée pour la création de cette application. AVS/SynDEx autorise une remise à jour simple du décodeur vidéo, mais également le prototypage quasi-automatique sur une plate-forme multi-C6x. Nous définissons également un ordonnancement global permettant l'exécution en parallèle de la partie système et du décodage vidéo.
Publisher: GRETSI, Groupe d’Etudes du Traitement du Signal et des Images
Date: 2003

This item appears in the following Collection(s)

Show full item record





Advanced Search