Conception d'un décodeur BCH (30,19,6) à entrées et sorties pondérées : Application au turbo décodage

Show full item record

Files in this item

PDF ARTI1222.pdf 1.961Mb

Pour citer ce document :
URI: http://hdl.handle.net/2042/12918
Title: Conception d'un décodeur BCH (30,19,6) à entrées et sorties pondérées : Application au turbo décodage
Author: ADDE, Patrick; KEROUEDAN, Sylvie; INISAN, Jean-René
Abstract: - Cet article présente la conception d'un décodeur BCH (32,19,6) à entrées et sorties pondérées corrigeant 2 erreurs. La cible technologique choisie, circuit intégré programmable (FPGA XILINX), ainsi que sa faible complexité (20000 portes), a permis son insertion dans une maquette de turbo décodage qui autorise des mesures de taux d'erreurs de l'ordre de 10-9. Elle valide l'utilisation de turbo code produit obtenu à partir de codes BCH étendus de rendement proche de 0,5 et pour des blocs de la taille d'une cellule ATM.
Publisher: GRETSI, Groupe d’Etudes du Traitement du Signal et des Images
Date: 1999

This item appears in the following Collection(s)

Show full item record





Advanced Search